ADC电源抑制中如何计算允许的电源纹波

2020-03-03      1430 次浏览

在这篇博文中,我们将完成模数转换器(ADC)表征,解释结果,并深入了解元件选择,以了解电源规格权衡与ADC性能的关系。

让我们首先看一下ADCpSRR特性。为了保持连续性,我们将使用ADC3444作为示例。该ADC3444是一款四通道,14位,125MSpS流水线ADC。使用“在ADC中测量pSRR”中开发的方法,我们创建了这些pSRR图:

模拟VDD(AVDD)pSRR在DC和基波与频率之间。AVDDpSRR与基波输入功率。数字VDD(DVDD)pSRR与频率的关系。作为前面讨论的提示,插入ADC模拟电源(AVDD)的频率f0的AC信号产生三个杂散:一个在DC处于f0处,两个在单个音调附近,频率为f±f0。ADC(DVDD)的数字电源上的相同AC信号为f0。见图1。

图1:由ADC电源上的AC信号引起的杂散位置

该ADC3444AVDD和DVDD提供完整的pSRR特性,如下图所示。请注意,每个ADC的本地旁路都已到位,每个AVDD电源引脚上的电流为0.1μF,每个DVDD电源引脚上的电流为0.22μF,AVDD上的总电流为1.3μF,DVDD上的电流为0.88μF。图2是测试配置框图。

图2:(a)AVDD测试电路配置;(b)DVDD测试电路配置

图3显示了-2dBFS时基波的pSRR与频率的关系。两个结论突然出现在你面前:

基波周围的两个杂散的pSRR比DC的pSRR差20dB。两种pSRR均为~200kHz,并且实际上正在改善。围绕基本面的恶化的pSRR可能表明对基本幅度的依赖性。因此,我用500kHzADC电源AC信号(干扰信号)测量了pSRR与幅度基波。

pSRR与频率的改善不是由ADCpSRR引起的,而是由旁路电容衰减的干扰信号引起的。

图3:AVDDpSRR与频率的关系

为了验证AVDD电源的pSRR是否依赖于基波,测量了图4。它显示了带有基波的杂散的dB/dB依赖性。换句话说,干扰源存在于基波周围,具有设定的dBc(低于载波的dB)响应。在DC,干扰源对于ADC的动态范围内的任何信号保持恒定。

图4:AVDDpSRR与模拟输入功率的关系

我对ADC的数字电源采用了相同的方法,如图5和图6所示。正如预期的那样,数字电源pSRR比模拟电源的pSRR要好一个数量级,即20dB。还可以感觉到旁路电容的存在,但超过300kHz,但不会像模拟电源一样长。也没有依赖于基波的幅度。

图5:DVDDpSRR与频率的关系

图6:DVDDpSRR与输入功率的关系

这是一项有趣的练习,但我们可以从结果中得出什么结论呢?

第一个结论是ADC3444中使用的架构对模拟电源最敏感。请记住,上述结果是典型的,应添加保护带。由于28dB是-2dBFS时的最差结果,pSRR降低了dB/dB,因此全摆幅0dBFS将具有26dB的pSRR。考虑到过热和过载变化至少10dB的保护带,使ADC3444AVDD的最小pSRR为16dB。10dB保护带是一种估计值,需要额外的特性以确保足够的性能水平。

使用与“在ADC中测量pSRR”中相同的等式,参见下面的等式1和2。现在可以估计DC/DC转换器中存在的最大允许纹波,现在考虑到ADC直接由包含纹波的电源供电。

图7:非理想AVDD电源的电路配置

系统设计公差将揭示维持所需性能的最大可接受刺激。我们在这里考虑最差的杂散不能超过-95dBFS。这意味着使用16dB最坏情况pSRR并使用下面的等式1和2,我们可以确定最大允许电源纹波。

(ADCpSRR衰减后允许的最大纹波幅度)

这导致我们:

这是AVDD电源引脚上可能出现的最大纹波。

我们可以通过以下方式放宽这一严格要求:

减少pSRR上的保护频带。不在完全动态范围内运行ADC。允许FTT中的杂散大于-95dBFS。DVDD电源pSRR将具有图8所示的测试配置。

图8:非理想AVDD电源的电路配置

DVDD最差为62dB。在这个典型值上保持10dB的余量,我们可以计算出DVDD电源引脚上的最差干扰,以确保FFT中的-95dBFS性能为14.17mVpp。

这些计算提供了ADC两种电源所需性能的指导原则。在我的下一篇文章中,我将讨论为每种供应开发适当的电源解决方案及其对性能的影响。

相关文章

推荐品类

为您推荐

东莞市钜大电子有限公司 粤ICP备07049936号